Reported In
Reported In shows products that are verified to work for the solution described in this article. This solution might also apply to other similar products or applications.
Issue Details
When I run my simulation, I get a pop-up window with the following message:
«A simulation error has occurred. Would you like to run the Convergence Assistant to attempt to resolve this problem automatically?»
Solution
Simulation errors can arise for different reasons. To resolve these issues, first let the Convergence Assistant attempt to solve the problem. If it is not able to fix it, look for the following causes:
- Floating components (i.e. parts with unconnected pins); these can go into the SPICE matrix, even if they are not being used, but can cause difficulties later.
- Extremely tiny resistor values; these enter the SPICE matrix as 1/resistance, creating large calculations. Some native components, like the SPST switch, have low resistance values. Try the following modifications in the circuit:
- Use the GROUND component to add a clear reference to the circuit.
- Increase the minimum resistance of the component.
- Use a different component that provides the same functionality.
- Direct voltage source across P-N junctions; this usually happens with LEDs and indicator components.
- Parallel voltage sources and inductors.
If you are still getting convergence issues after checking for the above, your next step is to adjust tolerances. You can change the tolerances by doing the following:
- Select Simulate»Interactive simulation settings.
- Select the Analysis options tab.
- Click Customize …
- Under the Global tab you can adjust the tolerances, using the following guidelines:
- Increase RELTOL to no greater than 0.01.
- Increase VNTOL to no greater than 1e-3.
- Increase ABSTOL to no greater than 1e-6.
- Under the Transient tab, change the Integration method [METHOD] to Gear.
Was this information helpful?
Эта статья изначально создана, укажите источник
GRIN2 О Multisim Simulation Ошибка Несколько проблем и решение
Описание проблемы:
При использовании MultisIM для моделирования цепи произойдет ошибка, включая следующие случаи:
- Оригинальная принципиальная схема может быть успешно смоделирована, но моделирование не удалось после параметров цепи в цепи модификации (принцип правильный)
- Симуляция в исходном файле, но копирование и вставка в другой файл
- Каждая цепь отдельно смоделирована, но симуляция пока не выходит из формы сигнала или оперативной ошибки.
- Совет сообщения об ошибке:
Transient time point calculation did not converge
Simulation canceled
See convergence help for more information
Решение:
Когда вы столкнулись с вышеуказанными проблемами, вы можете решить следующие аспекты:
- Сначала проверьте, правильно ли соединение схемы. Есть ли место, где нет подключения, такого как GND, сигнальная линия
- Во-вторых, терпеливо ждать. Некоторые модули выходят из модулей схемы, которые выходят при моделировании, в сочетании с другими модулями цепных модулей, симуляция должна быть рассчитана, скорость моделирования медленная, а скорость вывода сигнала медленная, поэтому некоторое время может быть возможным , Выходной сигнал.
- Кроме того, приглашение ошибок может быть разрешено путем изменения параметров моделирования. Как шаги:
Меню -> Имитация -> Анализ и симуляция (H) -> интерактивное моделирование,ИсправлятьEnd timeВ нужное время,maximum time stepМодифицированный меньший, наборНачальный шаг РазмерМеньше, примечание, начальная длина шага меньше максимальной. В то же время мы сможем моделировать шаги моделирования, скорость моделирования станет медленнее.
В частности, см. На следующем рисунке:
A. Меню -> Имитация
B. Моделирование -> Анализ и симуляция (H)
C.Analyses и моделирование -> Интерактивное моделирование, модифицируйте время окончания в качестве подходящего времени, максимальный шаг времени изменяется меньше, установите начальный шаг длиной, обратите внимание, что начальная длина шага меньше максимума. В то же время мы сможем моделировать шаги моделирования, скорость моделирования станет медленнее.
Содержание
- Русские Блоги
- Несколько проблем и решений для ошибок моделирования мультисим
- Описание проблемы:
- Решение:
- Multisim and Ultiboard
- Modeling and Simulation occur error
- Modeling and Simulation occur error
- Re: Modeling and Simulation occur error
- Re: Modeling and Simulation occur error
- 回复: Modeling and Simulation occur error
- Re: 回复: Modeling and Simulation occur error
- Multisim and Ultiboard
- simulation error
- simulation error
- Re: simulation error
- Re: simulation error
- Re: simulation error
- Multisim and Ultiboard
- capacitor simulation error
- capacitor simulation error
- Re: capacitor simulation error
- Re: capacitor simulation error
- Re: capacitor simulation error
Русские Блоги
Несколько проблем и решений для ошибок моделирования мультисим
Описание проблемы:
При использовании MultisIM для моделирования цепи произойдет ошибка, включая следующие случаи:
- Оригинальная принципиальная схема может быть успешно смоделирована, но моделирование не удалось после параметров цепи в цепи модификации (принцип правильный)
- Симуляция в исходном файле, но копирование и вставка в другой файл
- Каждая цепь отдельно смоделирована, но симуляция пока не выходит из формы сигнала или оперативной ошибки.
- Совет сообщения об ошибке:
Transient time point calculation did not converge
Simulation canceled
See convergence help for more information
Решение:
Когда вы столкнулись с вышеуказанными проблемами, вы можете решить следующие аспекты:
- Сначала проверьте, правильно ли соединение схемы. Есть ли место, где нет подключения, такого как GND, сигнальная линия
- Во-вторых, терпеливо ждать. Некоторые модули выходят из модулей схемы, которые выходят при моделировании, в сочетании с другими модулями цепных модулей, симуляция должна быть рассчитана, скорость моделирования медленная, а скорость вывода сигнала медленная, поэтому некоторое время может быть возможным , Выходной сигнал.
- Кроме того, приглашение ошибок может быть разрешено путем изменения параметров моделирования. Как шаги:
Меню -> Имитация -> Анализ и симуляция (H) -> интерактивное моделирование,ИсправлятьEnd timeВ нужное время,maximum time stepМодифицированный меньший, наборНачальный шаг РазмерМеньше, примечание, начальная длина шага меньше максимальной. В то же время мы сможем моделировать шаги моделирования, скорость моделирования станет медленнее.
В частности, см. На следующем рисунке:
A. Меню -> Имитация B. Моделирование -> Анализ и симуляция (H)
C.Analyses и моделирование -> Интерактивное моделирование, модифицируйте время окончания в качестве подходящего времени, максимальный шаг времени изменяется меньше, установите начальный шаг длиной, обратите внимание, что начальная длина шага меньше максимума. В то же время мы сможем моделировать шаги моделирования, скорость моделирования станет медленнее.
Источник
Multisim and Ultiboard
Modeling and Simulation occur error
Modeling and Simulation occur error
01-28-2010 06:30 AM — edited 01-28-2010 06:38 AM
- Mark as New
- Bookmark
- Subscribe
- Mute
- Subscribe to RSS Feed
- Permalink
- Report to a Moderator
I have established a model about APEX PA78, but the simulation reports some error, please help me!
Spreadsheet view report is followed:
—— Checking SPICE netlist for PA78 — 2010-01-28 20:12:00 ——
SPICE Netlist Error in schematic RefDes ‘u2’, element ‘xu2′: Unexpected ’15’ found on subckt instance line — too many nodes or parameter value missing name.
SPICE Netlist Error in schematic RefDes ‘u2’, element ‘ ‘: Due to errors, the subckt instance ‘xu2’ has been omitted from the simulation
SPICE Netlist Error in schematic RefDes ‘u1’, element ‘xu1’: Unexpected ‘1’ found on subckt instance line — too many nodes or parameter value missing name.
SPICE Netlist Error in schematic RefDes ‘u1’, element ‘ ‘: Due to errors, the subckt instance ‘xu1’ has been omitted from the simulation
======= SPICE Netlist check completed, 4 error(s), 0 warning(s) =======
The accessory includes three files, they are:
PA78.TXT is the BERKELEY SPICE model about PA78 from
PA78U_B.pdf is data sheet about PA78 from
PA78.ms10 is a bridge-connected configuration, but PA78 itself don’t run a simulation.
Re: Modeling and Simulation occur error
01-28-2010 09:46 AM
- Mark as New
- Bookmark
- Subscribe
- Mute
- Subscribe to RSS Feed
- Permalink
- Report to a Moderator
I found the problem with the netlist — the model only specifies 10 nodes:
.SUBCKT PA78_BERKELEY__TEST__3 7 6 1 2 12 4 8 11 10 3
but the component template is using 12:
x%p %tIL %tOUT %tCC- %t-VS %tNC1 %t-IN %t+IN %tCR+ %tNC2 %tCR- %tCC+ %t+VS %m
Either add the missing nodes to the definition, or remove them from the template so that the number of parameters matches.
Also, I noticed that the subcircuit is missing a .ENDS at the very end — you’ll need to add that as well.
Software Developer
National Instruments Electronics Workbench Group
Re: Modeling and Simulation occur error
01-28-2010 09:54 AM
- Mark as New
- Bookmark
- Subscribe
- Mute
- Subscribe to RSS Feed
- Permalink
- Report to a Moderator
The simulation error in this case is telling you that there are too many pins for the subcircuit. The APEX PA78 subcircuit that you have uses 10 nodes, but the netlist that Multisim is trying to simulate has 12 nodes. It looks like there are two pins (pin 9 and pin 5) that aren’t supposed to be connected to anything, and shouldn’t be used in the simulation, but Multisim doesn’t know that they’re not supposed to be there and is adding unconnected simulation nodes for them.
To mark those pins as unused in the model, edit the component in your database, go to the model tab, and change the model nodes for the pins that aren’t used by the SPICE model to «NC» (Not Connected). It looks like the rest of the pins will need to be adjusted as well. Assuming I grabbed the right file from the links you provided, the subcircuit doesn’t use the pins in the same order as the component defines them. The .lib file for the PA78 notes that the first node that needs to be provided is +IN, the second node -IN, etc, which means that the model to pin mapping needs to map symbol pin «+IN» to Model node»1″, «-IN» to «2», «IL» to «3» and so on in the order they’re written in the documentation in the SPICE subcircuit you’re using (instead of the order in which they are numbered on the actual component).
After fixing up the pin mappings for the component in the database, you can use the «Update Circuit Components» command in the Tools menu to apply the fixes to the components already placed in your circuit.
回复: Modeling and Simulation occur error
01-29-2010 08:54 PM
- Mark as New
- Bookmark
- Subscribe
- Mute
- Subscribe to RSS Feed
- Permalink
- Report to a Moderator
Thank AngelaS and clansing!
It’s very queer that Multisim must match the number of pins in sequence.
Even if Multisim is told that PA78 is 12 pin in component Wizard — Step
2 of 8,
whereas, the symbol of PA78 defines 10 pins for use, 5 and 9 is NC pins
not to define in Step 3,
as a result that Multisim only provides 10 pins in sequence so as that
pin mapping can’t skip to match pins in Step 6. for example 11 and 12
aren’t found to pick up in drop-down menu.
Now, I have add 5 and 9 NC pins in order to match model pins. According to AngelaS I also notice and add .ENDS at last of PA78 Spice, However, Spreadsheet view still reports error:
—— Checking SPICE netlist for PA78 —
——
SPICE Netlist Error in schematic RefDes », element ‘ ‘: Unmatched «.ENDS» statement
======= SPICE Netlist check completed, 1 error(s), 0 warning(s) =======
Please help me to debug, thank!
PA78 BERKELEY SPICE model still stay above.
PA78(modified and still error).ms11 stay this accessory.
Re: 回复: Modeling and Simulation occur error
02-01-2010 02:20 PM
- Mark as New
- Bookmark
- Subscribe
- Mute
- Subscribe to RSS Feed
- Permalink
- Report to a Moderator
I’ll expand a little on what Angela said about the .ENDS, and then try to clear up the pins.
The SPICE model that you are using for the PA78 includes several subcircuits and models. Best practice for creating a component in Multisim is to have only a single .SUBCKT or .MODEL per component. The point of this is to make sure that any additional subcircuits or models are contained so that they don’t interfere with each other in the final netlist. The easiest way to fix this is to move the .ENDS for the main subcircuit to the end of the entire block — so instead of just adding the .ENDS at the end, you would need to also remove the first .ENDS line in the file. For this circuit, you probably don’t need to do that, however in general it’s a good idea to do it when making a component like this.
As for the pins, step 6 of the Component Wizard is asking you for the order that the pins will be used in the model. The (original) model you have only has 10 nodes, so it’s not a problem if you only have 10 pins there. If you have 12 pins on your symbol, and only 10 model nodes, then you just mark the two unused pins as «NC»(you can also add two «fake» pins to the .SUBCKT which is what you did, but you don’t have to).
For the rest of the pins, look at the .SUBCKT line and the comments just before it:
The comments telling you the pinout order are telling you the order that the pins must be listed when using the PA78 .SUBCKT. As you can see from the .SUBCKT line and comments, even though IL is pin 1 on the component, it actually needs to be listed third when using the .SUBCKT. That’s what Step 6 in the Component Wizard is asking you for. Step 6 lets you tell Multisim the order in which to use the pins. The comment tells you that +IN is model node 1, -IN is model node 2, IL is model node 3, etc, and then you tell Multisim this by setting the model node numbers
Источник
Multisim and Ultiboard
simulation error
simulation error
09-24-2013 12:31 PM
- Mark as New
- Bookmark
- Subscribe
- Mute
- Subscribe to RSS Feed
- Permalink
- Report to a Moderator
I am trying to simulate
Error message from simulation: doAnalyses: Iteration limit reached
Error message from simulation: ac simulation(s) canceled
Error message from simulation: doAnalyses: Timestep too small
Error message from simulation: tran simulation(s) canceled
Re: simulation error
09-25-2013 10:03 AM
- Mark as New
- Bookmark
- Subscribe
- Mute
- Subscribe to RSS Feed
- Permalink
- Report to a Moderator
It looks like the problem is the LM837 model. I search TI website and unfortunately, they don’t have a model available for download. I looked up a replacement part for the LM837 and Maxim suggested a few parts as shown on this page:
I looked up the MAX410 and there is a model available for it:
Other parts may have model available as well.
Re: simulation error
09-29-2013 07:26 AM
- Mark as New
- Bookmark
- Subscribe
- Mute
- Subscribe to RSS Feed
- Permalink
- Report to a Moderator
Thank you very much for your help, I have replaced the LM837 with Max 414 but unfortunately I can’t simulate my circuit
—— Checking SPICE netlist for Design1 — Κυριακή, 29 Σεπτεμβρίου 2013, 3:24:20 μμ ——
======= SPICE Netlist check completed, 0 error(s), 0 warning(s) =======
Error message from simulation: doAnalyses: Numeric overflow in device model
Error message from simulation: ac simulation(s) canceled
Error message from simulation: doAnalyses: Timestep too small
Error message from simulation: tran simulation(s) canceled
Re: simulation error
09-30-2013 09:39 AM — edited 09-30-2013 09:40 AM
- Mark as New
- Bookmark
- Subscribe
- Mute
- Subscribe to RSS Feed
- Permalink
- Report to a Moderator
Your model mapping was not setup correctly. The following section from the model is very important, it declares model pins and the order, you need this information to properly setup mapping table in Multisim. The first pin declared in this model is the non-inverting input, second pin declared inverting input . last pin is output. The key is to look at the subckt line in the model and know the order that the pins are declared.
*////////////// MAX414 MACROMODEL //////////////////
*
* connections: non-inverting input
* | inverting input
* | | positive power-supply
* | | | negative power-supply
* | | | | output
* | | | | |
* NODE CONNECTIONS: 1 2 99 50 97
*
.SUBCKT MAX414 1 2 99 50 97
In Multisim, the model mapping table is shown below. Below the column «Model nodes» is where you map the pin order corresponding to the subckt line from the model.
You should refer to the following tutorial for a component guide to create a multi-section component.
Источник
Multisim and Ultiboard
capacitor simulation error
capacitor simulation error
03-10-2010 03:02 AM
- Mark as New
- Bookmark
- Subscribe
- Mute
- Subscribe to RSS Feed
- Permalink
- Report to a Moderator
Hi; I Have an problem;
When simulating «time step too small » often occurs; After Using Convergence Assistant; I can simulate but the output of XSC1 is not corrent , It include direct flow,
The capacitor C1 not filter dirent flow. and in «alteractive simulation settings» ->»initial conditions» is changed from «Automatically . » to «user defined»
If I change from «user defined » to «Automatically . «, when simulating the simulation error dialog occurs. the multisim version is 10.0
Re: capacitor simulation error
03-10-2010 09:11 AM
- Mark as New
- Bookmark
- Subscribe
- Mute
- Subscribe to RSS Feed
- Permalink
- Report to a Moderator
Please attach your circuit.
Re: capacitor simulation error
03-10-2010 06:31 PM
- Mark as New
- Bookmark
- Subscribe
- Mute
- Subscribe to RSS Feed
- Permalink
- Report to a Moderator
Hi, Thank you for your anwser!
This is my circuit! supplement at once: if change at «interactive simulation setttings»—>set to zero, output of XSC1 also include direct flow.
Re: capacitor simulation error
03-10-2010 08:16 PM
- Mark as New
- Bookmark
- Subscribe
- Mute
- Subscribe to RSS Feed
- Permalink
- Report to a Moderator
Avoid re-build the circuit map, I post the circuit map directly.
summarize: «interactive simulation settings» -> «set to zero» result: output have direct flow.
«interactive simulation settings» -> «user define» result: output have direct flow.
«interactive simulation settings» -> «DC operating . » result: simulation error occurs: time step too small
«interactive simulation settings» -> «Automatically . » result: simulation error occurs: time step too small
Would you like to explain the role of «time step» in multisim?
Источник
$begingroup$
I have simulated the circuit provided in this link:http://www.circuitdiagram.org/dc-voltage-doubler-multiplier-circuit.html. But, when I simulate the circuit, the output voltage is dropped and I get a simulation error after 0.56s saying A simulation error has occurred. Would you like to run the Convergence Assistant to attempt to resolve this problem automatically?. I ran the convergence assistant to fix this issue and it worked saying successfully resolved convergence issue, and then again if I simulate, it gives the same simulation error and drop at the output.
Details : when I give an input voltage Vin=5V, the output should be doubled to 10V, but there is a drop in the voltage giving an output voltage of 8.916V as shown in the figure below:
//Multisim Convergence Assistant Summary Report
Convergence Assistant Summary Report
Outcome:
The simulation error was corrected successfully.
Changes Made:
Multisim Convergence Assistant Log
Step 1: Verifying Error Scenario
...completed.
Step 2: Setting parameter Integration Method (METHOD) to Gear
Simulating...
...completed. Simulation error fixed.
Step 3: Attempting rollback of Integration Method (METHOD) to Trapezoidal
Simulating...
...Rollback successful.
Convergence Assistant completed successfully.
I am not able to figure out the reason behind this output voltage drop and the simulation error. Any help and guidance regarding this would be appreciated. Thanks.
asked Jun 6, 2015 at 3:52
$endgroup$
7
$begingroup$
When the 555 output is low, the right side of C3 will be about 0.7 volt less than 5 volts, due to the drop across D2, and the output of the 555 will probably not go quite to Ground, so there will be about 4.2 volts across C3.
When the output of the 555 is high, it will be a bit below 5 volts, so the right side of C3 will be perhaps 9.0 volts (4.8V from the 555 plus 4.2 volts from C3), and a little more voltage will be lost across D1, so think your 8.916 volts is very good.
answered Jun 6, 2015 at 4:14
Peter BennettPeter Bennett
54.5k1 gold badge43 silver badges118 bronze badges
$endgroup$
2
Skip to main content
Welcome to EDAboard.com
Welcome to our site! EDAboard.com is an international Electronics Discussion Forum focused on EDA software, circuits, schematics, books, theory, papers, asic, pld, 8051, DSP, Network, RF, Analog Design, PCB, Service Manuals… and a whole lot more! To participate you need to register. Registration is free. Click here to register now.
-
Hardware and PCB Design
-
PCB Routing Schematic Layout software and Simulation programs
You should upgrade or use an alternative browser.
[SOLVED] help with multisim simulation
-
Thread starterandreas157
-
Start dateFeb 10, 2013
- Status
- Not open for further replies.
-
#1
- Joined
- May 14, 2012
- Messages
- 11
- Helped
- 0
- Reputation
-
0
- Reaction score
- 0
- Trophy points
- 1,281
- Activity points
-
1,362
hi, i’m trying to simulate this pfc rectifier in multisim. simulation won’t start because of convergence error. tried convergence assistant but also hints on multisim forums with no result :roll:. Tried virtual transistor and diodes. I tried max timestep 1e-3. Nothing. So i guess i’m doing something wrong
Pulse generator is 40kHz. It’s a boost converter attached to a three phase recifier. The topology is fine itself. Runs in simulink (timestep 1e-6) but i need a more accurate spice simulation (power losses, efficiency etc).
i got this:
—— Checking SPICE netlist for Design1 — Κυριακή, 10 Φεβρουαρίου 2013, 2:36:17 μμ ——
======= SPICE Netlist check completed, 0 error(s), 0 warning(s) =======
Error message from simulation: doAnalyses: Timestep too small
schematic is
thanks.
Last edited: Feb 10, 2013
-
#2
It’s not actually a PFC rectifier by the way, because the input currents of a three phase bridge can’t be sinoidal.
-
#3
- Joined
- May 14, 2012
- Messages
- 11
- Helped
- 0
- Reputation
-
0
- Reaction score
- 0
- Trophy points
- 1,281
- Activity points
-
1,362
hmm. i removed the rectifier’s ground. now simulation reaches 4ns and then stops again.
-
#4
Try installing small ‘token’ resistors in the same wires with the capacitors.
2.
Try installing a token resistor inline with the pulse generator to your mosfet’s gate.
3.
Try running an individual ground to components, rather than joining three ends together and then to a single ground.
4.
I see two places where there is a red dot on a wire close to a node, but not on a node. It looks as though wire ends are overlapped rather than directly joined.
— — — Updated — — —
The power-carrying loops might as well be a short circuit during the negative half of the AC cycle.
I have not been able to create a boost converter powered by AC sinewaves. (Although it is possible with a buck converter.)
-
#5
well, it is actually a pfc converter, the boost converter is meant to work in dcm so that the inductor currents become spikes with a sinusoidal shape (input voltage reference). Filtered out they become a nice sine with a thd of about 10%![]()
Yes, not bad for this simple circuit.
-
#6
- Joined
- May 14, 2012
- Messages
- 11
- Helped
- 0
- Reputation
-
0
- Reaction score
- 0
- Trophy points
- 1,281
- Activity points
-
1,362
i just wanted to use multisim wich is easier to use and most of all, does not crash unexpectedly. But it is weird that simulation does not start…
-
#7
-
#8
- Joined
- May 14, 2012
- Messages
- 11
- Helped
- 0
- Reputation
-
0
- Reaction score
- 0
- Trophy points
- 1,281
- Activity points
-
1,362
- Status
- Not open for further replies.
Similar threads
-
Hardware and PCB Design
-
PCB Routing Schematic Layout software and Simulation programs
-
This site uses cookies to help personalise content, tailor your experience and to keep you logged in if you register.
By continuing to use this site, you are consenting to our use of cookies.
Совет: Когда вы работаете с Opamp Wizard, вы можете вернуться к установкам по умолчанию в любое время, щелкнув по кнопке Default Settings.
►Чтобы создать схему с помощью Opamp Wizard:
1.Выберите Tools/Circuit Wizards/Opamp Wizard для отображения диалогового окна
Opamp Wizard.
2.Выберите тип схемы, которую вы хотите создать из выпадающего списка Type. Содержание диалогового окна и диаграмма предварительного просмотра изменятся, отражая сделанный выбор.
3.Если вы не хотите включать источник в схему, снимите флажок Add Source. Для инвертирующего суммирующего усилителя, неинвертирующего суммирующего усилителя или масштабирующего сумматора вы должны ввести Number of Inputs (количество входов).
4.В области Input Signal Parameters задайте нужные значения Input Voltage и Input Frequency.
Примечание: Количество полей Input Voltage и Input Frequency различается в зависимости от выбора, сделанного в выпадающем списке Type и также от значения, которое вы ввели в поле Number of Inputs. Эти поля не активизируются, если вы сняли флажок Add Source.
5.Введите нужные значения в области Amplifier Parameters.
Примечание: Доступные Amplifier Parameters будут меняться согласно выбору, который вы сделали в выпадающем списке Type и значению, которое вы ввели в поле
Number of Inputs.
6.Щелкните Verify. Если появится предупреждающее сообщение, вы можете поправить параметры и щелкнуть вновь по Verify.
7.Щелкните по Build Circuit. Диалоговое окно Opamp Wizard закроется и «призрак» изображения схемы появится на вашем курсоре.
8.Переместите курсор в нужное место и щелкните мышкой, чтобы поместить схему.
Когда вы начинаете симуляцию схемы, используя анализ, вы можете увидеть один или оба из следующих видов результата:
•Grapher, который отображает результаты в графическом формате (пояснения в «Обзор результатов анализа: Grapher».
•Simulation Error Log/Audit Trail (журнал ошибок и аудита), который отображает результаты в текстовом формате (пояснения здесь).
Если вы включаете опцию ACCT, Simulation Error Log/Audit Trail также включает сообщения об ошибках и предупреждения, генерируемых в процессе симуляции, и диаграмму статистики симуляции. Больше об опциях анализа вы найдете в «Диалоговое окно Custom Analysis Options».
► Чтобы отобразить Simulation Error Log/Audit Trail, выберите Simulate/Simulation
National Instruments Corporation |
308 |
Multisim User Guide |
Error Log/AuditTrail:
Диалог Simulation Error Log/Audit Trail полезен при диагностике ошибок, которые обнаруживаются в процессе анализа или интерактивной симуляции. Каждый анализ, который вы делаете, индивидуальный или в пакете во время сессии Multisim, как и каждая интерактивная симуляция, сохраняются в журнале аудита. Файл очищается, когда вы покидаете Multisim. Следующее — пример отображения:
►Для расширения или сжимания отображаемого содержания, чтобы показать или скрыть детали, щелкните по «+» или «-» в дереве, которое появляется в Simulation Error Log/Audit Trail.
►Чтобы выбрать уровень отображения ошибок;
1.Щелкните по одной из следующих кнопок в диалоге Simulation Error Log/Audit Trail:
•Full — отображаются все ошибки.
•Simple — отображаются только простые ошибки.
•None — не отображаются ошибки.
►Чтобы сохранить результаты аудита в отдельном файле, щелкните по Save и выберите имя файла и место расположения.
►Для очистки содержания диалогового окна Simulation Error Log/Audit Trail щелкните по New.
►Для отображения подсказок по ошибкам (error help) подсветите нужную ошибку в журнале аудита и щелните по Help.
Детали смотрите в «Подсказка по ошибкам симуляции» ниже.
7.8 Подсказка по ошибкам симуляции
Подсказка по ошибкам симуляции предлагает информацию об ошибках, которые вы можете встретить в процессе симуляции.
►Чтобы увидеть подсказку по ошибке:
1.Выберите нужную ошибку в диалоговом окне Simulation Error Log/Audit Trail, как в
National Instruments Corporation |
309 |
Multisim User Guide |
следующем примере.
2.Щелкните по Help. Отобразится тема подсказки для выделенной ошибке. Детально это описано в разделе о Multisim helpfile.
7.9Помощник сходимости
Сходимость — это конечная точка любого алгоритма, который использует итерацию или рекурсию для проведения серии шагов обработки данных. Алгоритм обычно считает сходимость достигнутой, когда разница между вычисленными и видимыми шагами попадает ниже предопределенного порога.
Когда обнаруживается ошибка сходимости в процессе интерактивной симуляции в Multisim, появляется сообщение, спрашивающее вас, хотите ли вы запустить Convergence Assistant для автоматического решения проблемы.
►Чтобы запустить Convergence Assistant:
1.Щелкните Yes, когда появится вышеприведенное сообщение. Откроется диалоговое окно Convergence Assistant, и начнутся попытки найти решение для удачного исхода сходимости.
2.Как только фиксируется ошибка симуляции, Convergence Assistant откатывает назад изменения одно за другим, пока не обнаружится безошибочная симуляция с хотя бы допустимым количеством изменений в конфигурации схемы. Окончательный отчет о сделанных изменениях появится в диалоговом окне Convergence Assistant.
Вы также получите уведомление, если Convergence Assistant не сможет исправить ошибку.
Если вы отклоните запуск Convergence Assistant, когда обнаружится ошибка сходимости, появится диалоговое окно Simulation Error Log/Audit Trail.
►Для запуска помощника из Simulation Error Log/Audit Trail диалога:
1.Щелкните по Convergence Assistant в диалоговом окне Simulation Error Log/Audit Trail.
Примечание: Кнопка Convergence Assistant появляется только, если обнаруживается ошибка сходимости.
2.Щелкните по Start в диалоговом окне Convergence Assistant.
National Instruments Corporation |
310 |
Multisim User Guide |